Auf vielen Platinen werden Bauteile eingesetzt, die vor dem Lötprozess programmiert werden müssen. Für diese Komponenten setzen wir mehrere Programmiergeräte von unterschiedlichen Herstellern ein, um eine möglichst breite Palette an Bauteilen und Gehäuseforemen abzudecken.
Entsprechende Bauteile vorausgesetzt, kann die Programmierung von CPLDs, FPGAs oder FLASH Komponenten während oder nach dem Produktionsprozess (ISP, In-System-Programming) durchgeführt werden. Hierdurch entfällt der logistische Aufwand, für diese Bauteile bereits im Vorfeld programmierte Komponenten zu beziehen.
Darüber hinaus ist es möglich die Programmierung mit einem Verbindungstest (In-Circuit-Test) der Baugruppe zu kombinieren. Dieses Verfahren hat allerdings zunehmend das Problem der Zugriffsschwierigkeiten, da die Bauteile immer komplexer, die Abstände der Anschlüsse immer kleiner werden oder unter dem Gehäuse (BGA) liegen.
Aus diesem Grund empfehlen wir unter anderem JTAG/Boundary Scan um eine Platinenbestückung zu kontrollieren und/oder die Bauteile zu programmieren. Im Idealfall lesen wir Ihren Schaltplan ein und können daraus auf Knopfdruck einen sogenannten Interconnectiontest der - JTAG fähigen - Bauteile auf der Platine generieren. Die Programmierung erfolgt hierbei nebenbei.
Für diesen Einsatzzweck nutzen wir die IDE Cascon Galaxy von der Göpel electronic GmbH.
In Kombination mit unseren JTAG fähigen Testadaptern und IO-Modulen lässt sich dieses Verfahren so erweitern, dass auch die Stecker und Pfosten einer Karte in den Test einbezogen werden. Auch hier profitieren Sie von unserer Infrastruktur und der langjährigen Erfahrung im Test- und Prüfmittelbau.
Sprechen Sie uns an, wenn wir Ihr Interesse geweckt haben, wie helfen Ihnen gerne weiter.